Servicios de Información y Documentación

Biblioteca

Término solicitado: VALINOTI, BRUNO/(22)

3 Registro/s encontrado/s en CAT+NORMA



Tipo de Docum.: artículo
Título: Data analysis and filter optimization for pulse-amplitude measurement : a case study on high-resolution X-ray spectroscopy
Autor: Mannatunga, Kasun Sameera; Valinoti, Bruno; Samayoa, Werner Florian; Crespo, Maria Liz; Cicuttin, Andres; Folla Kamdem, Jerome; Garcia, Luis Guillermo; Carrato, Sergio
Título Ser./Col.: Sensors, 22(13)
Autor Inst. Ser./Col.: Multidisciplinary Digital Publishing Institute. MDPI. Basilea. Suiza
Idioma: eng
Datos de Edición: s.l. MDPI. 2022.
Pág./Vol.: 20p.
Descriptores: Procesamiento de datos; Pulsos; Espectroscopia de rayos X; Filtros
Resumen: In this study, we present a procedure to optimize a set of finite impulse response filter (FIR) coefficients for digital pulse-amplitude measurement. Such an optimized filter is designed using an adapted digital penalized least mean square (DPLMS) method. The effectiveness of the procedure is demonstrated using a dataset from a case study on high-resolution X-ray spectroscopy based on singlephoton detection and energy measurements. The energy resolutions of the Kα and Kβ lines of the Manganese energy spectrum have been improved by approximately 20%, compared to the reference values obtained by fitting individual photon pulses with the corresponding mathematical model.

Ver Documento

Trabajo de INTI

URL:

https://www.mdpi.com/1424-8220/22/13/4776



Tipo de Docum.: documento de conferencia
Título: IP core FFT configurable en Runtime
Autor: Valinoti, Bruno; Melo, Rodrigo A.; Salomón, Francisco
Reunión: Iberchip, 22, Florianopolis. BR, 2016
Idioma: spa
Datos de Edición: s.l. AR. s.n. 2016.
Pág./Vol.: 5p.
Unidad técnica: INTI-Micro y Nanotecnología.
Descriptores: Algoritmos; Procesamiento de datos; Computación; Hardware; Computadoras; Microprocesadores
Resumen: Debido al requerimiento de una FFT para resolver OFDM sobre FPGAs de Xilinx y Altera, y dado que dicho algoritmo es parte fundamental del procesamiento de señales, se afrontó su desarrollo. Se exploraron varias arquitecturas conocidas basadas en butterflies Radix-2 con decimación en frecuencia. Se obtuvo una implementación en VHDL que soporta configuraciones en tiempo de ejecución, con relación señal a ruido que ronda los 80 dB para el caso contemplado, pero que no se limita al mismo siendo útil para otras aplicaciones. El desarrollo se validó sobre FPGAs de Xilinx y Altera, de manera aislada en pruebas de laboratorio, y como parte de un demodulador de TV digital, con resultados satisfactorios.

Ver Documento

Trabajo de INTI

URL:

https://www.researchgate.net/publication/303312565



Tipo de Docum.: documento de conferencia
Título: IP core DALI
Autor: Valinoti, Bruno; Melo, Rodrigo A.; Tozzi, Leandro; Salomón, Francisco
Reunión: Iberchip, 22, Florianopolis. BR, 2016
Idioma: spa
Datos de Edición: s.l. AR. s.n. 2016.
Pág./Vol.: 5p.
Unidad técnica: INTI-Micro y Nanotecnología.
Descriptores: Algoritmos; Procesamiento de datos; Computación; Hardware; Computadoras; Microprocesadores
Resumen: DALI es una interfaz de control de luminarias, con una estructura master - slave destinada al ahorro de energía, simplicidad y compatibilidad entre productos de diferentes fabricantes. En este trabajo se presenta el diseño de un bloque IP para un slave DALI para el control del led driver que está desarrollando el grupo de diseño analógico de nuestra institución. Para asegurar que la implementación esté acorde con el estándar se realizaron los casos de prueba de la parte digital propuestos por la especificación. Para validar el diseño se utilizó un kit que contiene una FPGA Spartan 6, comprobándose el correcto funcionamiento.

Ver Documento

Trabajo de INTI

URL:

https://www.researchgate.net/publication/303312661



Fin

[Página de Inicio] [Nueva Búsqueda][Página Anterior]